Hi.
keinen Fall offen lassen soll. Wie ist das bei den jetzigen CMOS Gattern? Gilt hier das gleiche??
mfg Andreas
Hi.
keinen Fall offen lassen soll. Wie ist das bei den jetzigen CMOS Gattern? Gilt hier das gleiche??
mfg Andreas
-- Andreas Auer aauer1@sbox.tugraz.at Student of Telematics Graz University of Technology
Andreas Auer wrote: : Hi.
: Ich h?tte mal ne grunds?tzliche Frage betreffend CMOS Gatter. : Fr?her, bei TTL Gatter hie? es ja, dass man die Eing?nge der Gatter auf : keinen Fall offen lassen soll. Wie ist das bei den jetzigen CMOS Gattern? : Gilt hier das gleiche??
Das hast Du Dir falsch gemerkt. TTL Eingaenge darf man (sollte man aber nicht) offenlassen, wenn ein HIGH Pegel am Eingang die Funktion nicht behindert. Durch den Aufbau werden offene Eingaenge nach Plus gezogen. CMOS Eingaenge darfst Du nicht offenlassen, da der Eingang hochohmig ist, und sich i.d.R. dann eine Eingangsspannung von UB/2 ausbildet. Dann fliesst aber massig Strom durch den Eingangsverstaerker.
Bye
-- Uwe Bonnes bon@elektron.ikp.physik.tu-darmstadt.de Institut fuer Kernphysik Schlossgartenstrasse 9 64289 Darmstadt --------- Tel. 06151 162516 -------- Fax. 06151 164321 ----------
ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.