Elettronica digitale,correnti di perdita!

Ciao a tutti, sto studiando il fenomeno delle correnti di perdita nei circuiti digitali dinamici, ma alcune spiegazioni date dal libro non mi convincono!

Per cercare di farmi capire il più chiaramente possibile ho messo una scansione qui:

formatting link

Il libro dice che il contributo alle correnti di perdita 1, rappresenta la corrente inversa del diodo substrato-drain, mentre il contributo 2 è dato dalla corrente di sottosoglia del NMOS M1 del pull-down!

Io vi chiedo:

- E' così scontato che ci sia il diodo substrato-drain collegato fra il nodo Out e massa? Sono daccordissimo sul fatto che la regione substrato-drain formi una giunzione pn, ma non vedo come si possa formare un collegamento fra substrato e massa!

Se anche il substrato è collegato al source, prima di arrivare alla massa c'è la resistenza del NMOS Me, che non capisco perchè possa essere sottovalutata!

- Poi c'è il discorso della corrente di sottosoglia di M1!

Da qel che ho studiatio di teoria è nesessaria una tensione di sottosoglia, ma per quanto piccola non nulla, perchè possa scorrere la relativa corrente. Se il puntoo A=0 (gate del NMOS M1 a 0V) come fa a esserci una corrente di sottosoglia?

Grazie fin d'ora a chiunque avrà la pazienza di rispondermi!

Francesco

--
Per rispondermi in privato togliere i numeri!
Reply to
Francesco
Loading thread data ...

Francesco ha scritto:

Ciao. E' normale essere abituati a pensare che source e bulk (substrato) siano collegati insieme (cortocircuitati fisicamente tra loro), ma non =E8 sempre cos=EC; questo =E8 uno dei (pochi) casi. Devi tenere presente che il canale si forma quando si raggiunge una determinata ddp tra gate e substrato (se x caso hai gi=E0 fatto un po' di fisica dei semiconduttori pensa alla tensione di banda piatta e simili...). A questo aggiungi che, dovendo integrare pi=F9 MOS sullo stesso chip, le tecnologie standard prevedono un bulk comune a tutti i MOS (lo schema della figura =E8 una logica MOS dinamica oramai obsoleta, quindi il processo costruttivo era uno dei primi, quindi a maggior ragione c'=E8 un unico bulk che viene connesso a massa).

ere

Nella figura A=3D0, quindi, sulla base di quanto ho scritto prima, l'unico percorso per la corrente di scarica =E8 costituito dalla giunzione pn parassita di M1 e quindi la resistenza di Me non conta niente (conter=E0 nella determinazione della costante di tempo di scarica della capacit=E0 quando A=3D1) --- chiaramente trascurando il funzionamento sottosoglia di M1 :)

perch=E8 quasi sempre gli autori omettono di dire che M1 =E8 pilotato da altre porte logiche dello stesso tipo, quindi pu=F2 darsi che esse non diano esattamente 0V in uscita ma qualcosina di pi=F9 (magari qualche residuo di tensione sulla capacit=E0 usata per memorizzare lo stato logico...)

Dovere! Solidariet=E0 tra studenti (di ingegneria, presumo...). Ciao. Marco

Reply to
mdedin

ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.