Witam,
zapoznaję się właśnie z aplikacją gEDA. Wykonując kroki z tutoriala na stronie
Aplikacja tworzy mi pliki board.net oraz board.pcb. Po otwarciu pliku pcb pcb board.pcb okazuje się, że w stworzonym schemacie, ani w połączeniach nie został uwzględniony rezystor R104. Okazuje się, że jak dokładam w innych miejscach również inne rezystory, też one nie są uwzględniane w schemacie.
Poniżej zamieszczam pliki one.sch, two.sch oraz project.
Czy ktoś zna przyczynę takiego zachowania tego programu?
---ONE.SCH---
---BEGIN--- v 20070626 1 C 40000 40000 0 0 0 title-B.sym C 43800 48100 1 0 0 resistor-1.sym { T 44100 48500 5 10 0 0 0 0 1 device=RESISTOR T 44000 48400 5 10 1 1 0 0 1 refdes=R101 T 44300 47900 5 10 1 1 0 0 1 value=10k T 43800 48100 5 10 0 0 0 0 1 footprint=R025 } C 43400 47400 1 0 0 resistor-1.sym { T 43700 47800 5 10 0 0 0 0 1 device=RESISTOR T 43600 47700 5 10 1 1 0 0 1 refdes=R102 T 43900 47200 5 10 1 1 0 0 1 value=10k T 43400 47400 5 10 0 0 0 0 1 footprint=R025 } C 45400 46900 1 0 0 dual-opamp-1.sym { T 45600 49200 5 10 0 0 0 0 1 device=DUAL_OPAMP T 45500 47800 5 10 1 1 0 0 1 refdes=U101 T 45600 48800 5 10 0 0 0 0 1 footprint=DIL 8 300 T 45600 49400 5 10 0 0 0 0 1 symversion=0.2 T 45300 46700 5 10 1 1 0 0 1 value=TL072 T 45400 46900 5 10 0 0 0 0 1 slot=1 } C 46600 44600 1 0 0 output-2.sym { T 46800 45300 5 10 0 0 0 0 1 device=none T 47500 44700 5 10 1 1 0 1 1 value=Vmixer T 46600 44600 5 10 0 0 0 0 1 net=vmixer:1 } C 45000 46200 1 0 0 gnd-1.sym C 45700 48100 1 0 0 vcc-1.sym C 46100 46500 1 180 0 vee-1.sym C 45200 45100 1 180 1 dual-opamp-1.sym { T 45400 42800 5 10 0 0 180 6 1 device=DUAL_OPAMP T 45200 44200 5 10 1 1 180 6 1 refdes=U101 T 45400 43200 5 10 0 0 180 6 1 footprint=DIL 8 300 T 45400 42600 5 10 0 0 180 6 1 symversion=0.2 T 45800 45100 5 10 1 1 0 0 1 value=TL072 T 45200 45100 5 10 0 0 0 0 1 slot=2 } C 45900 43900 1 180 0 vcc-1.sym C 45500 45400 1 0 0 vee-1.sym N 44700 48200 44800 47700 4 N 45400 47100 45100 47100 4 N 45100 47100 45100 46500 4 N 45900 48100 45900 47700 4 N 45900 46900 45900 46500 4 N 45700 45400 45700 45100 4 N 45700 44300 45700 43900 4 N 46600 44700 46200 44700 4 N 45200 44500 44900 44500 4 N 44900 42900 44900 44500 4 N 46400 42900 46400 44700 4 N 44900 42900 46400 42900 4 N 46400 47300 46600 47300 4 N 46600 47300 46600 45900 4 C 45600 48900 1 0 0 resistor-1.sym { T 45900 49300 5 10 0 0 0 0 1 device=RESISTOR T 45800 49200 5 10 1 1 0 0 1 refdes=R104 T 45600 48900 5 10 0 0 0 0 1 footprint=R025 T 45800 48600 5 10 1 1 0 0 1 value=10k } N 45600 49000 45100 49400 4 N 45100 47500 45100 49400 4 N 46500 49000 47200 49400 4 N 47200 49400 47200 46900 4 N 47200 46900 46600 46900 4 N 44800 47700 44800 47500 4 N 44300 47500 45400 47500 4 N 44000 45900 46600 45900 4 N 45200 44900 44000 44900 4 N 44000 44900 44000 45900 4
---END---
---TWO.SCH---
---BEGIN--- v 20070626 1 C 40000 40000 0 0 0 title-B.sym C 41700 45600 1 0 0 input-2.sym { T 41700 45800 5 10 0 0 0 0 1 net=vmixer:1 T 42300 46300 5 10 0 0 0 0 1 device=none T 42200 45700 5 10 1 1 0 7 1 value=Vmixer } C 46100 43500 1 90 0 resistor-1.sym { T 45700 43800 5 10 0 0 90 0 1 device=RESISTOR T 45800 43700 5 10 1 1 90 0 1 refdes=R201 T 46100 43500 5 10 0 0 0 0 1 footprint=R025 T 46200 43800 5 10 1 1 0 0 1 value=10k } C 45400 45200 1 0 0 2N3904-1.sym { T 46300 45900 5 10 0 1 0 0 1 device=2N3904 T 46300 45700 5 10 1 1 0 0 1 refdes=Q201 T 46200 45300 5 10 0 0 0 0 1 footprint=TO92 T 45400 45200 5 10 0 2 0 0 1 value=2N3904 } C 48500 43300 1 0 0 gnd-1.sym C 45800 46600 1 0 0 vcc-1.sym C 46200 42900 1 180 0 vee-1.sym C 48700 44200 1 0 1 BNC-1.sym { T 48350 44850 5 10 0 0 0 6 1 device=BNC T 48700 45000 5 10 1 1 0 6 1 refdes=CONN201 T 48700 44200 5 10 0 0 0 0 1 footprint=CONNECTOR 2 1 } N 43100 45700 45400 45700 4 N 46000 45200 46000 44400 4 N 46000 43500 46000 42900 4 N 48200 44700 46000 44700 4 N 48600 44200 48600 43600 4 N 46000 46600 46000 46200 4
---END---
---PROJECT---
---BEGIN--- schematics one.sch two.sch output-name board
---END---