555 , Astable, fiksni duty cycle

Da li postoji jedna shema , tj nacin spajanja 555 da mogu mijenjati frekvenciju bez da dolazi do promjene duty cyclea ?

Ako to nije moguce , koji bi mi IC preporucili : da duty cycle bude podesiv ali uvjek fiksan, recimo odaberem duty 20%, a frekvenciju mijenjam potenciometrom bez da se kod promjene frekvencije mijenja duty ?

Mozda kakvi pwm fyback driveri ?

Reply to
grizli
Loading thread data ...

Ne postoji naci spajanja 555, kad on upravo funkcionira mjenjanjem duty cycla.

Ali rijesenje postoji, i jednostavno je. Iza 555 spojis binarni djelitelj, sa 2, 4, 8 ili drugim, a za faktor djeljenja povecas frekvenciju na 555. Binarni djelitelji ili ti ga divideri, counteri prihvacaju bilo kakav duty cycle, okidaju na ivici impulsa a van daju idealne pravokutnike duty ciclea 1:1

Reply to
Petar Bjelèiæ

Na dnu ove stranice, shema sa SG3525 PWM integrircom:

formatting link
Radi bas onako kako ti hoces, promjena frekvencije ne utjece na duty cycle. Evo ja upravo sad to gledam na osciloskopu pa ti mogu potvrditi iz prve ruke :))) f

Reply to
Filip Lolic

trebam duty manje od 50% ¹romjenjljivi ali da bude fiksan ako mijenjam frekv ....

recimo pwm driver kao sg3525 mislim da imaju fiksan duty koji ovisi SAMO o naponu na pwm pinu (povratna veza) a frekvencija je uvijek fiksna ?

navodno postoji sklop spajanja s dva 555-a da duty bude fiksan kod promjene frekv... nemogu naci tu shemu ...

Reply to
grizli

znaci izlaze A i B spojim na zemlju a Vc pin koristim kao izlaz switchera?

kad vec imas na osciloskopu , daj vidi koji je minimalni duty koji mozes dobiti, jel ide do 1% recimo ?

formatting link

Reply to
grizli

Ovako ugrubo i aproksimativno, 0.7% :) f

Reply to
Filip Lolic

A da, da mi je samo znat za sto.

E, sto ti smatras promjenljivi duty? Da po zelji podesis duzinu impulsa, i da se duzina ne mjenja frekvencijom, a to bi upravo radio sg3525. Time bi se upravo mjenjao duty ovisno o frekvi, pauza bi mjenjala duzinu a impuls bio konstanta.

DC je odnos impuls-pauza, i normalno da impuls i pauza moraju biti kraci povecanjem frekvencije. Zadrzati njihov omjer promjenom frekve ne mozes sa 3525.

Ne moze se uopce zadrzat sa sklopovima baziranim na RC konstanti. Moze se digitalnim sklopovima, to jest counterima. Recimo counter sa 128, napravis logiku gdje recimo nakon 40 impulsa od 128 counter mjenja stanje iz 1 u 0 i nakon 128-og impulsa ponovo postavi 1, i novi ciklus. BCD shalterom mjenjas nakon koliko impulsa da counter promjeni stanje, to jest duty cycle.

Moze sa flip flopom u krugu, i dc je 1:1. I sto ce ti shema, treba ti samo datasheet od 555, sheme su za montere a ne za kreativce.

Reply to
Petar Bjelèiæ

znas li mozda ikoji mosfet driver IC ,, koji se moze kupiti bez narucivanja, u chipoteci elmatisu i sl ? trazio sam nekoliko L-oa UCCova TC-ova i niti jedan nisam nasao TC4420 npr

Reply to
grizli

zelim da mi POSTOTAK dutija bude uvijek isti bez obzira na promjenu frekvencije ... tj omjer vodjenja i zapiranja u periodi , da bude isti bez obzira na frekv...

datasheet od sg-a je relativno stur ...

ali zar ne pise udatasheetu direktno da je duty cycle u postocima direktno proporcionalan naponu na pinu(neznam sad koji pin) dok je frekvencija odreèena RC---om

tj ako variram R po tome se nebi smio mijenjati duty u postocima, tako ja dolje potvrdio "filip locic" zar ne ?

Reply to
grizli

Slika na binariesima ;) f

Reply to
Filip Lolic

Nemam pojma, ja sam sve svoje (TC4422, IR2110, AN7371...) nabavio na ebay-u... f

Reply to
Filip Lolic

koja je frekv ?

Reply to
grizli

Mala, vremenska baza je 0.5ms sto znaci da je frekvencija oko 277Hz.

Ako nije tajna, sto radis? f

Reply to
Filip Lolic

hehe ajde malo to pojacaj na jedno 30-100 khz... bas me zanima kako ce izgledati valni oblik tako malog dutija ... dali ce i dalje biti tako ostar?

ma opcenito mi treba pwm s fiksnim dutijem ..bez obzira na frekv... drajvanje ferita flybacka auto ignition jezgri i sl,

zanima me kako se jezgre (feritne ) npr ponasaju kod tako malog dutija... sto se peakova napona tice ... jel tu prakticki imamo samo strm ... porat i spust ...a duty je zanemariv...

Reply to
grizli

Evo, nije bas sve tako bajno. Na 46kHz frekvenciji najmanji duty cycle je

12%. Na 5.5kHz je oko 1.2%. Sad da li na duty cycle utjecu komponente u oscilatoru, ne znam. Ja sam samo na brzinu nabacio potenciometar i par kondenzatora... Ako moras imati tocno definiran d.c. onda ti je najbolje rjesenje da napravis digitalni sklop sa brojilima, kako je Petar vec predlozio. Imas neke primjere na onom linku koji sam ti dao ;) f
Reply to
Filip Lolic

mozda bi 555 radio s malim dutijem .. cmos 555 recimo ... na toj frekvenciji ... ah sad ako mi duty nije fiksan podesit cu ga ...

da probam sa cmos 555 ?

pogledat cu digitalne sklopove.. .. ali nisu li kod njih dutiji fiksni ovicno o broju bitova ... 8 bitni bas i nema neko fino podesavanje ... ako zelim mijenjati duty u 0,2% inkrementima hmm ....

Reply to
grizli

Probaj, ja nisam nikad pokusavao takvo nesto s njim...

A sto te sprjecava da napravis 16 bitno brojilo? Nista, to ti je jos samo jedan chipic :) f

Reply to
Filip Lolic

teoretski : to bi znacilo da ako zelim 1% duty na 100 khz da mi clock mora biti na 10 mhz ?

ako counter daje binarnu vrijednost broja koji je brojao onda to treba valjda digitalnim komparatorom usporediti ? hmm

Reply to
grizli

naravno

A ne, recimo cmos 4059 mozes sa 4 bcd prekidaca postavit da resetira nesto nakon 1 do 9999 impulsa. Ti iskoristis samo dvije dekade i stavis 2 bcd shaltera, tako da DC mozes postavljat od

1 do 100 u koracima po 1%.

Logiku slozis npr ovako:

100 puta veca frekvencija promjenljivog generatora na ulazu.

Jedan djelitelj sa 100 fiksno, koji ce nakon 100 ulaznih impulsa dati jedan na izlazu Programabilni djelitelj od 1 do 100 sa 4059

jedan flip flop sa set i reset ulazom, na set stavis izlas programiranog djelitelja na reset fiksnog djelitelja logiæka AND vrata koja æe blokirat ulaz u programabilni djelitelj dok ne protece 100 impulsa, a upravljanje uzmes sa djelitelja koji djeli sa 100

Znaci, flip flop se setira i daje logicki nivo 1 na izlazu dok mu ga ne postavi na nulu programabilni djelitelj, ostaje na nuli ostatak vremena do proteka 100 impulsa, te ponovo pocinje novi ciklus. Takt mu je narabno ulazna frekvencija koja je promjenjiva i 100 puta veca od potrebne izlazne. Moras paziti na ogranicenje cmos serije po frekvenciji, pa ako je preko 5mhz na ulazu upotrebit brzu seriju.

Reply to
Petar Bjelèiæ

tekst cu prouciti sutra... i komentirati ... nego kolike su maximalne frekvencije clocka tih sklopova ? tj jeftinijih ... jel ide do 100 mhz clock ? npr

Reply to
grizli

ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.