Salve, devo interfacciare ad una logica CMOS un segnale a livello ( 0V =E8 un livello logico, l'1 logico ha un range di variazione di, grosso modo,
10V a partire da 4V (quindi, il segnale pu=F2 andare da 4V a 14V circa)). Avrei pensato a una cosa del genere: [FIDOCAD] MC 115 55 0 0 700 MC 125 50 3 0 010 MC 125 70 0 0 045 LI 125 55 125 50 LI 125 70 125 65 TY 130 40 5 3 0 0 0 * +5V MC 110 65 1 0 115 LI 85 65 100 65 LI 115 65 110 65 MC 95 70 0 0 115 LI 95 70 95 65 LI 85 65 80 65 SA 95 65 MC 95 80 0 0 045 MC 75 65 0 0 200 TY 100 75 5 3 0 0 0 * 10k TY 100 55 5 3 0 0 0 * 100k MC 60 65 0 0 470 MC 60 95 0 0 045 LI 60 95 60 85 LI 60 65 75 65 LI 25 90 35 90 LI 35 90 35 80 LI 35 80 50 80 LI 35 80 35 70 LI 35 70 50 70 TY 25 85 5 3 0 0 0 * 0V TY 25 60 5 3 0 0 0 * 4V - 14VIn sostanza, per non superare la tensione di ingresso del CMOS metto la
100k che mi permette di controllare anche la corrente in ingresso quando il diodo di protezione all'interno dell'integrato (CD40xx) verso Vcc conduce. Che ne pensate ? Qualcosa di meglio ? Grazie in anticipo