Hej,
Er i gang med et 4 lags PCB-layout i Altium Designer 6.
Mangler at route en 144 pin (133 benyttet) CPU i et LQFP hus med 0.5mm spacing, men er i tvivl om hvordan man bedst får fat i alle disse pins.
Router indtil videre med 8mil baner med komponenter på een side - De fire lag set fra komponentsiden er: signal, GND, 3.3V, signal.
Har indtil videre routed de fleste signaler fra de andre kredsløb (Memory, Digital IO, Analog IO, Seriel kommunikaton) i bundter (busser) hen til CPU'en og skal nu forbinde dem til de respektive pins.
Der er forskellige FAN-out muligheder med viahuller i 2 rækker uden for husets fire sider og 2 rækker viahuller under huset, langs med de fire sider.
Ved ikke rigtig om dette er den eneste mulighed og om jeg bør route med f.eks 6mil baner i stedet for med 8mil. Gætter på at 0.5mm grid skal benyttes pga. ovennævnte spacing.
Har nogle her på gruppen foreslag til en god strategi ?
Med venlig hilsen Torben W. Hansen