DMA ponownie

nadal Nikt tu nie ma jakiegoś dobrego opisu protokołu DMA? interesuje mnie wszystko, ale jeśli nie ma to mam takie pytanie, jakie powinny być zależności czasowe pomiędzy DMARQ, DMAACK, RD i WR? czy może być tak, że najpierw impuls na DMARQ później impuls na DMAACK a później impulsy na RD / WR? czy może RD / WR musze być w trakcje DMAACK? no i co z tym TC, czy to wejście czy wyjście jak tym sterować?

no i drugie... STM32 ma podobno obsługę DMA, czy Ktoś widział gdzieś dobry opis do tego w tym procku?

Reply to
platformowe głupki
Loading thread data ...

A możesz zacząć od nakreślenia po co chcesz to DMA użyć? Czemu nie możesz dostać się do tej pamięci na piechotę, kodem?

Reply to
Pszemol

Dziwne pytanie, skoro pyta znaczy, że klasyczny dostęp z udziałem cpu nie wchodzi z jakiś powodów w grę.

Reply to
Marek

Znając kolegę "platformowe głupki" sądzę że się mylisz :-)

Reply to
Pszemol

M ma łeb na karku, zrobiłem układ który wystawia impulsy tak: dmarq -> dmaack -> RD/WR a teraz widzę, że w notach jest,że dmaack cały czas trwa podczas rd/wr...

no i się zastanawiam, czy scalaka którym to steruję da radę, czy układ do bani?

Reply to
platformowe głupki

ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.