Hallo, ich arbeite seit 3 Monaten mit einem Xilinx Ml405 Virtex 4 Board und wollte darauf nun mal ein Software Defined Radio (SDR) implementieren. Ich verstehe alles was auf SDR betrifft (Theorie, Funktionsweise, etc..) ganz gut . Genauso kann ich auch VHDL und VERILOG. Jetzt w=FCrde ich gerne wissen, ob Jemand sich damit auch besch=E4ftigt einem SDR auf oben genanntem Board (oder anderen) zu implementieren zweck Erfahrungsaustauch.
Im folgenden einem detaillierten =DCberblick =FCber was ich bis jetzt gemacht habe:
Zun=E4chst strebe ich nur mal den Empfang von AM Signal an, damit man auch etwas zum Vorf=FChren hat.
Hardwarem=E4=DFig ist auf dem Board einiges da: einer DA-Wandler (LM4550) von National und einer externen AD-Wandler (LTC2208) von Linear Technology. Ich habe bereit alle Software entwickelt (ADC.vhd,DAC.vhd, DDC.vhd,...). Nun muss ich meine Signale testen: und zwar mit einem Funktionsgenerator m=F6chte ich einem Sinus erzeugen, danach den Sinus mit der FPGA verarbeiten durch die AD und DA -Wandler . Allerding sollte ich die gleiche Signale wieder empfangen.
Beispiel.: Sinus(1Khz)----> ADC-->FPGA--->DAC--->Sinus(1Khz) Ich kann schon etwas am Ausgang (nach der DA-Wandler) mit dem Kopfh=F6rer h=F6ren. Allerdings k=F6nnte ich das mit dem Oszilloskop nicht messen . Ich habe schon vieles ausprobiert ohne Erfolg und frage wo das Problem liegen kann? Ob es am Downsampling liegt oder eher an einer Clockst=F6rung?
Hat Jemand vielleicht eine Idee oder einem Tipp f=FCr mich??
Ich freue mich auf alle Vorschl=E4ge und bedanke mich im Voraus..
Chindji