Aldec-ADT Sp. z o.o. ma przyjemnosc zaprosic wszystkich zainteresowanych tematyka projektowania ukladow FPGA na bezplatne seminarium nt. "Nowoczesne metodologie oraz narzedzia projektowania ukladow FPGA".
Wiodacym tematem seminarium sa zagadnienia zwiazane z projektowaniem aplikacji z zakresu cyfrowej obrobki sygnalow z zastosowaniem programowalnych ukladow scalonych.
Seminarium odbedzie sie 23 maja 2005 r. w Katowicach w hotelu Qubus Prestige.
Program Seminarium:
8.45 - 9.15 Rejestracja 9.15 - 9.30 Powitanie9.30 - 11.00 Aplikacje DSP w układach FPGA * Podstawy teorii cyfrowej obrobki sygnalow * Cechy funkcjonalne układow FPGA * Podstawowe elementy procesu projektowania blokow DSP * Zalety stosowania ukladow programowalnych w aplikacjach DSP
11.00 - 11.15 Przerwa na kawe11.15 - 12.15 Srodowisko projektowania systemow wbudowanych * Prezentacja mozliwosci pakietow MATLAB® i Simulink® - we wspolpracy z firma ONT z Krakowa, przedstawicielem MathWorks Inc. w Polsce
12.15 - 13.00 Lunch13.00 - 15.00 Implementacja blokow DSP w ukladach FPGA * Pakiet Active-HDL jako srodowisko projektowania przy uzyciu jezyka Verilog i VHDL * Weryfikacja aplikacji DSP z wykorzystaniem kosymulacji MATLAB/Simulink - Active-HDL * Analiza zakresu i kompletnosci weryfikacji projektu (Coverage tools) * Akceleracja sprzetowa projektow DSP
15.00 - 15.15 Przerwa na kawe15.15 - 15.45 Assertion Based Verification * Asercje: metodologia uzycia, przyklady zastosowan.
15.45 - 16.15 Transaction Level Modeling * Koncepcja modelowania na poziomie transakcji w jezykach SystemVerilog i SystemC™Zapraszamy na strone