Atmega steruje FET w trybie PWN i podczas włączania zasilania następuje stan nieustalony czyli krotki impuls na bramkę . Podłączyłem bezpośrednio bez opornika podciągającego . Jak temu zapobiec ?
- posted
15 years ago
Atmega steruje FET w trybie PWN i podczas włączania zasilania następuje stan nieustalony czyli krotki impuls na bramkę . Podłączyłem bezpośrednio bez opornika podciągającego . Jak temu zapobiec ?
nastepnym razem przeczytac datasheeta przed projektowaniem ukladu i zrbic sterowanie tak, zeby nie bylo problemu. Teraz pozostaje patchowanie PCB.
Marek S pisze:
Odpowiedziałem Ci w drugim wątku ;)....
Zawsze uwielbialem fachowe i wyczerpujace odpowiedzi!\
emarcus
Trudno o bardziej fachowa i wyczerpujaca odpowiedz. Gdyby poczytal pdfa, to by wiedzial, ze w chwili resetu i po starcie porty sa w stanie Hi-Z (ustawione jako wejscie), az do czasu kiedy to sam zmienisz. Bez rezystora wymuszajacego poziom sie nie obejdzie.
ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.