Longueur max du bus pci express

Bonjour, Je d=E9veloppe une carte sur laquelle je vais mettre une carte micro comexpress =E0 base de Atom, je dois =E9galement ajouter une carte pcie(x1) externe. Donc j'ai un probl=E8me m=E9canique et je ne peux mettre cette carte suppl=E9mentaire juste =E0 cot=E9 de la carte micro . je voudrai donc d=E9porter cette carte de 20 =E0 30 cm. Est ce que c'est possible ? Est ce que la longueur du bus pci express est limit=E9 et de combien ? Aurtrement est ce vous connaissez des sites explicatifs sur le bus PCI express.

Reply to
toto
Loading thread data ...

Bonjour,

En langue anglaise:

formatting link

Sylvain.

Reply to
Sylvain Briole

Le Mon, 19 Jul 2010 07:46:25 -0700, toto a écrit :

Salut,

Ok.

PCIe 1lane c'est à dire deux paires diff (SerDes) sur 2GB/s. Eh bien tu devrais d'abord simuler (SpecctraQuest ou Spice mais c'est plus long ...) sur un stackup PCB déja défini. Sachant que la paire diif doit être à 50 Ohm en microstrip (éviter les stubs dans le routage et longueurs identiques sur les deux brins de la paire diff ...etc.) du boulot à priori facile pour des logiciels comme Allegro mais plus délicat avec Kicad (qui ne sait pour l'instant pas router les paires diff ... mais ça viendra).

PS : Pour info la carte mère qui va recevoir le module ComExpress ne sera évident pas un basique deux couches ... ça va sans dire.

Habib.

Reply to
Habib Bouaziz-Viallet

e juste

e 20 =E0

des

les

ra

Bonjour, C'est effectivement une 4 couches voir 8 couches car je dois int=E9grer un composant bga je n'ai par contre pas de simulateur.

Reply to
toto

ire juste

de 20 =E0

z des

tu

.)

r les

e

sera

Re-Salut,

Je corrige : c'est 50Ohm en single ended (brin- 0V) et 100Ohm (en diff=E9rentiel).

La proc=E9dure pour simuler est la suivante (stackup PCB d=E9fini) :

1/ Prendre en compte les caracts I/O des Serdes (Mod=E8les IBIS), 2/ prendre en compte la g=E9om=E9trie microstrip (brins cot=E9 bottom ou to= p

- largeur isolant - plein cuivre au 0Volt - !!! eviter les stubs dans le routage et notamment les vias quil faut minimiser !!!)

3/ prendre en compte les rise-time et fall-time ... 4/ et apr=E8s plein de bidouilles ... regarder le diagramme de l'oeil de la paire diff.

Avec Spice cela revient =E0 simuler une source (sortie CMOS plus param=E8tres R, L, C intrins=E8ques) - paire diff de transmission microstrip - entr=E9e (CMOS + param=E8tres ...)

En r=E9alit=E9 ce qui est primordial n'est pas tant la vitesse des signaux (ici 2Ghz) que les temps de mont=E9e et descente.

Il y a plein de bons bouquins qui parlent de SI ; je pense qu'il faut en lire quelques uns pour appr=E9hender les ph=E9nom=E8nes.

Euh ... ben =E0 ce niveau tu mets des cierges un peu partout parce que tu y sera encore =E0 l'=E9t=E9 de la saint martin.

Habib

Reply to
arachnoid

ElectronDepot website is not affiliated with any of the manufacturers or service providers discussed here. All logos and trade names are the property of their respective owners.